RISC-V MCU中文社区

瑞萨电子采用Andes RISC-V 32位CPU内核 开发其首款RISC-V架构ASSP产品-嵌入式系统-与非网

分享于 2020-10-10 08:50:10
0
3263

      全球半导体解决方案供应商瑞萨电子集团(TSE:6723)今日宣布,与 RISC-V 架构嵌入式 CPU 内核及相关 SoC 开发环境的领先供应商——Andes Technology 启动技术 IP 合作。瑞萨选择 AndesCoreTM 32 位 RISC-V CPU 内核 IP,应用于其全新的专用标准产品中,并将于 2021 年下半年开始为客户提供样片。

       

      Andes Technology 公司总裁 Frankwell Lin 表示:“瑞萨作为顶级 MCU 供应商,已将 Andes RISC-V 内核设计到其预编程的专用标准产品中,对此我们感到十分荣幸。瑞萨和 Andes 有着相同的愿景——迎接 RISC-V 成为片上系统芯片(SoC)主流 CPU 指令集体系结构(ISA)的时代。双方的合作不仅是 Andes 的里程碑,更标志着开源 RISC-V ISA 即将成为主流计算引擎。瑞萨的客户亦将受益于面向 21 世纪计算需求而构建的现代 ISA。”

       

      瑞萨电子执行副总裁、物联网及基础设施事业本部总经理 Sailesh Chittipeddi 表示:“Andes RISC-V 核心 IP 提供的可扩展性能范围、可选安全功能和定制选项,使瑞萨能够为未来针对特定应用的标准产品提供创新解决方案。帮助为现有或新兴应用寻找经济高效替代途径的客户,从更短的上市时间和更低的开发成本中获益。”

       

      瑞萨基于 RISC-V 核心架构的预编程 ASSP 器件,结合专用的用户界面工具来设置应用的可编程参数,将为客户构建完整且优化的解决方案。此功能消除了 RISC-V 开发初期及软件投资相关的壁垒。此外,瑞萨广泛的区域合作伙伴拥有丰富的专业知识,将为客户提供前沿、专注的技术支持。

       

*免责声明:以上内容仅供交和流学习之用。如有任何疑问或异议,请留言与我们联系。
3263 0

你的回应
	
mikew

mikew 未通过实名认证

懒的都不写签名

积分
问答
粉丝
关注
  • RV-STAR 开发板
  • RISC-V处理器设计系列课程
  • 培养RISC-V大学土壤 共建RISC-V教育生态
RV-STAR 开发板