RISC-V MCU中文社区

【求助】 求助,蜂鸟e203有尝试ram直接编译代码,不用下载器下载的吗,大神请指导,万分感谢

发表于 开源蜂鸟E203 2022-02-15 10:42:40
7
1514
1

蜂鸟e203有尝试ram直接编译代码,求指导,怎么将.c文件生成ram可直接读入的文件,然后在soc.v的文件中在哪修改ram的读入,有试过的大神请指导一下,万分感谢

喜欢1
用户评论 (7)
  • 2022-03-12 22:08:58 1#

    verilog中ram可以读取coe文件进行初始化。

  • 2022-02-28 15:41:19 2#

    怎么搞定的,交流交流

    可以,qq:2289877546

  • 2022-02-28 11:42:08 3#

    已经搞定了,谢谢各位~

    怎么搞定的,交流交流

  • 2022-02-18 14:49:59 4#

    已经搞定了,谢谢各位~

  • 2022-02-15 17:57:51 5#

    万分感谢~,.verilog已经生成,如果不是仿真,直接下板的话,在soc文件里在哪块修改通过ram将.verilog读进去呢

    我也是刚刚开始仿真,还没下板试过,需要再研究一下~

  • 2022-02-15 12:10:14 6#

    .c文件在NucleiStudio软件中可以生成.verilog文件,ram可以直接读入。如果是仿真ram的读取地址在tb_top中的 $readmemh里,把里面的地址换成.v文件的地址即可。

    万分感谢~,.verilog已经生成,如果不是仿真,直接下板的话,在soc文件里在哪块修改通过ram将.verilog读进去呢

  • 2022-02-15 11:50:49 7#

    .c文件在NucleiStudio软件中可以生成.verilog文件,ram可以直接读入。如果是仿真ram的读取地址在tb_top中的 $readmemh里,把里面的地址换成.v文件的地址即可。

未通过实名认证

懒的都不写签名

积分
问答
粉丝
关注
  • RV-STAR 开发板
  • RISC-V处理器设计系列课程
  • 培养RISC-V大学土壤 共建RISC-V教育生态
RV-STAR 开发板