目前想要通过DDR200T开发板做一个基于FPGA的卷积神经网络软硬协同加速器DDR200T开发板中FPGA模块用的是xc7a200t和gd32vf103(mcu)之间是通过什么传输数据的?是通过AXI总线进行传输的么?有没有大佬有DDR200t开发板这两个模块的交互原理图,求解答
FPGA的管脚 和 MCU的管脚,通过跳线帽短接后,可以相互通信。 没有记错的话MCU<--->FPGA 应该有 串口 I2C 和 SPI 可以选择。 在MCU旁边有很多 2.54mm间距的跳线帽, 你查下原理图就可以找到。
两块板子是相互独立的,如需通信,请通过别的方式