首页
新闻资讯
快速入门
专栏
论坛讨论
培训视频
Nuclei Studio
大学计划
搜索
认证开发者
创建组织
发布软件包
登录
懂得分享的人,往往能收获更多
致力于RISC-V技术的推广,提供交流学习的开放平台
一键登陆
RISC-V IP
淘宝店铺
公众号
硅农亚历山大
一键登陆
首页
新闻资讯
快速入门
专栏
论坛讨论
培训视频
Nuclei Studio
大学计划
首页
论坛讨论
搭建
搭建
搭建相关的小组
搭建相关的帖子
fpga嵌入e203内核搭建soc如何实现通信功能
SoC
搭建
在fpga嵌入e203内核实现以太网,开发板有PHY芯片LAN8720A,怎么搭建soc,如何使用总线,实现通信功能?
来自:
开源蜂鸟E203
版块(
ithkbt
发表于:1661 天前)
4217
2
0
ESP32-C3上手体验与开发环境搭建
编译
环境
搭建
可以
idf.py
输入
ESP32-C3上手体验与开发环境搭建 1.说明2.开发环境搭建2.1 下载ESP-IDF的环境2.2 编译代码2.3 程序烧录与验证3.ESP32-C3 LED分析4.使用WiFi功能5.小结 1....
来自:
版块(
Bigmagic
发表于:1322 天前)
8872
0
1
【求助】 e203将外设空闲接口转换为AXI,连接AXI_interconnection,再连接DDR就无法下载程序
e203
下载
搭建
AXI
接到
interconnection
我之前使用单个e203的核,可以下载程序。但是我想用e203作为一个控制器,将他的perips的多余接口o14,o15转换成axi总线接出去,连接到axi_interconnection,搭建成soc...
来自:
开源蜂鸟E203
版块(
剑阁闻铃
发表于:1202 天前)
4896
14
1
热门标签
RISC-V
编译器
the
科技
芯片
CPU
IP
产业
NucleiStudio
Hbird-SDK
一样
论坛
开源
创新
产品
中国
openocd
调试器
nuclei-sdk
RV-STAR
安全
支持
场景
计算
HbirdV2-SoC
系列
初学者
gcc
性能
内核
更多...
RV-STAR 开发板