-
-
-
-
下面是HummingBird EV Kit给的版图,其中DDR3_D0对应的应该是板子上的FPGA的C2引脚:不过我在配置MIG的时候,通过读入ucf文件的方式配置DDR3 SDRAM的引脚,但发现...
-
-
-
所搭的IP软核的通讯协议与总线支持的通讯协议(ICB)不同怎么转换?
-
-
-
-
想问一下e203_2应该配置哪个寄存器才能设置上拉,是直接配置padin对应offset为高来设置对应位上拉输入么?
-
在配置管角时,使用到MCU200T下的bank34部分引角,想要配置时钟,按照原理图上配置到SYS_CLK_P,但是不知道这个管角是哪个,求大神指教一下!(备注:自己小白一枚)
-
一、队伍介绍本参赛队队名为“Supernova”,报名编号:CICC2796。本篇为蜂鸟E203系列分享第四篇。本篇介绍的内容是蜂鸟E203在黑金XC7A200T型FPGA上完成外设通过总线与核进行的...
-
一.队伍介绍队伍编号:CICC1915本文介绍Nuclei Studio 如何编译调试工程。二.具体方法与步骤1.每次修改代码后要先保存,再编译。2.为保险起见,可先“Clean Project”,再...
-
1 队伍介绍参赛队名:0 ERROR 队伍编号:CICC1957本篇主要介绍蜂鸟HbirdV2-SoC自带外设PWM的配置2 PWM寄存器介绍在芯来的e203官方手册中,外...
-
队伍编号: CICC1842 由于FPGA内部存储资源有限,很多时候不能满足需求,因此可以利用DDR对系统进行存储扩展。由于DDR3内部控制十分复杂,因此可以基于AXI总线,利用Vivado提供的MI...
-
在DDR200T第11页,RTL8211EG的这个COL/mode端口,按照手册这里应该是上拉或者下拉以配置GMII/RGMII,这里的画法是什么意思呢,这样配置的是GMII还是RGMII呢?手册说明...
-
1 队伍介绍参赛队名:0 ERROR 队伍编号:CICC1957 这是我们发布的第四篇帖子本篇主要介绍,在利用MCU的引脚去配置OV5640是时产生的问题2 问题描述我们...
-
HbirdV2-SoC中QSPI0的时钟极性CPOL和时钟相位CPHA可以通过SPI_SCKMODE寄存器来配置;在QSPI1和QSPI2中没有找到相关寄存器,如何配置QSPI1和QSPI2的时钟极性...
-
windows下,运行helloworld,编译成功。想创建qeum调试时,总是报这个错,是哪块没有配置好吗
-
模仿embedded_studio_project中dsp_demo中的配置,希望在Embedded Studio中也使用Hbird SDK中的DSP库但是最后会报这样的错误,好像是因为DSP的静态库...