-
队伍编号:CICC1753,队伍名称:无所谓对不队。vivado综合和实现完成后,在生成Bit文件时出现已知设计原理的DRC错误。下面图中的DRC LUTLP-1的loop错误是设计可接受的的。且对仿...
-
在仿真中出现未定义的模块。可是所有的.v文件都有
-
在vivado中导入E203V2相关源文件并建立工程以后(工程的建立参照这篇帖子https://www.rvmcu.com/community-topic-id-1501.html),工程建立以后仿真...
-
将demo_nice使用flashxip方式下载到mcu200t开发板后, 无法upload新的程序,mcu复位后仍然执行nice例程。下面是在终端upload helloworld时的终端的反馈信息...
-
这个不使用协处理器接口意思是不能进行扩展吗,或者说是NICE并不开源呢。
-
队伍编号:CICC1974队伍名称:812创新实验小组 硬件设计需要.verilog文件来运行加NICE后的tb仿真、软件组需要.dasm来确定自定义指令有无被正确编译。今天,我们来分享一下Nucle...
-
新人小白求助各位大佬,在vivado中配置了e203项目,但是在仿真阶段发现,PC值直到仿真结束都是0,x3寄存器的值为X,但是ITCM中读入了指令,不知道在哪个环节出了问题,希望大佬可以为我指点迷津...
-
由于stm32的涨价,所以选择了GB32f103替代,代码基本可以套用,但是在操作flash上似乎有些区别,谁知道GB32库函数或者例程在哪里可以下载吗。QQ:1518893542
-
软件通过自定义汇编语言利用riscv指令与nice接口交互。Risc-v指令的功能在Verilog文件中得到定义。在C语言中,使用自定义汇编语言操控使用这些指令。所定义的指令一共有三个:指令功能cus...
-
从今年的3月份开始,很荣幸有机会参加芯来的培训课,老师们都很负责,强烈推荐一波!
-
一.队伍介绍队伍编号:CICC1915 本篇文章主要介绍复杂的软件算法硬件IP核的实现二.具体方法与步骤 通过 C 语言实现软件算法,并验证了算法的有效性以后,就可以进行算法的 HDL 转化工作了。通...
-
示波器波形异常,黄色的是mosi,蓝色是时钟sck,触发的第一个波形特别高
-
有没有大佬能把程序下载进入DDR中的,我看有的大佬好像有DDR的那种下载方式,但我这里找不到,所以求助大佬能不能给个DDR的ld文件
-
使用命令:make run-openocd PROGRAMdemo_gpio,提示找不到设备,怎么解?
-
请问hbird v2 的GPIO例程在哪找,sdk里面的和书上写的不一样
-
创建2个工程: t_lib工程:用于生成libt_lib.a库 (参考 https://www.rvmcu.com/community-topic-id-1711.html ) test工程:...
-
因为我要在树莓派上编译安装openocd,所以能够提供GD的openocd源代码?或者其它途径的openocd代码能不能用?谢谢!
-
参加芯来科技早春营的小试验Longan nano开发板GPIO输入控制led灯, 开发环境(lubuntu18.04 + vscode + platformIO + 示例 longan-na...
-
请问我如果想知道具体是哪个外部中断触发,该看哪个plic寄存器呢,是看pending吗还是claim/complete,claim/complete这个寄存器是什么意思呢,我看他的地址是0x0c20_...
-
大家好,我们团队的名字叫小白联盟,参赛编号是CICC2611。本篇文章主要是想和大家分享一下在学习协处理器的一些收获。我们对官方提供的蜂鸟E203协处理器参考示例进行分析,例子实现对一个3行3列的矩阵...
-
本人使用RVSTAR MCU板子,从官网下载的例程可以打印helloworld,可以正常下载程序,当我将其改成点亮LED时,下载程序出现下面这种错误:Info : clock speed 5000 k...
-
在学习官方的demo_nice例程时,使用了 NICE Instruction的自定义指令,但是不太理解自己在.c文件中定义的指令是如何被编译器识别,编译生成汇编文件和.verilog文件的?查看了该...
-
使用蜂鸟调试器,将RISC-V移植到自用FPGA上,可以发现接口,但是运行hello_world报错:Nuclei OpenOCD, 64-bit Open On-Chip Debugger 0.10...
-
你好,请问GitHub中开源代码出来包含处理器核,有没有关于risc-v指令集的代码?risc-v指令集用汇编还是C/C++编写的?
-
一、团队介绍 大家好,我们是293小分队,报名编号为CICC1363。本次我们将分享软件编译中遇到的问题及其解决办法。水平有限,如果有错误希望大家多多批评指正。 二、Windows下Nuclei St...
-
FPU设计遵循IEEE754标准原则,将FPU集成到E203处理器后,其可以支持RISC-V浮点F扩展所有指令, FPU有以下特点: 将该FPU集成到E203处理器中,实现所有F扩展。而且,集成后的F...
-
求助!!一直卡在这里进行不下去了,请问大佬们这是为什么呀?每个步骤都是按照教程来的!iverilog用的12,ubuntu 20.04
-
font-face{ font-family:"Times New Roman"; } font-face{ font-family:"宋体"; } fon...
-
7月11日芯来科技与摩尔精英合作的直播公开课《RISC-V开发技术前瞻》,活动中答题抽奖活动结果如下,请中奖者于7月25日前,前往芯来官方淘宝店与店小二联系,经店小二核实身份后,将发放...
-
https://doc.nucleisys.com/hbirdv2/core/core.htmlintroduction此为HBird v2 E203核的官方文档中NICE部分接口信号的阐述其实协处理...
-
我用e203开发板,芯片是xc7a200tfbg484烧录一次需要6,7分钟,但看网上有人说等待几十秒就可以,可能哪有问题啊多谢
-
“逐梦芯时代,青春正当燃”!2023第七届全国大学生集成电路创新创业大赛(下称集创赛)正式开启报名通道。集创赛由工业和信息化部人才交流中心主办,是国内集成电路产学领域最具规模和影响力的赛事,也是入选中...
-
参赛所选用的FPGA开发平台限定于Xilinx FPGA,不得采用内含硬核处理器的FPGA芯片(包括不限于ZYNQ等),具体型号和开发板厂家不限。 芯来科技将为参赛队提供免费的开...
-
debug时zai
-
我在開發蜂鳥 想把4線改成2線的JTAG請人有人做這個cJTAG轉JTAG的介面嗎或者是有沒有什麼source可以參考 感謝大家
-
想请问一下这些绑定引脚的信号在哪个模块?在源码中没有找到fpga_rst mcu_rst这些信号
-
我把蜂鸟程序移植到k7325上面,约束信息都正常修改。唯独我使用的mcu flash 是x1的,而soc顶层是x4的,于是我连接了一根,剩余三根置0 因此flash无法使用,我在编译sdk程序时使用了...
-
起因是想将蜂鸟E203的 sirv_flash_qspi_top模块 的icb接口改成axi接口,去套用到别的axi接口的核上去读写flash,因此写了一个axi2icb的桥接模块。为了验证axi2i...
-
进行upload程序时,显示连接失败,但在lsusb时,显示连接成功,并且可以运行默认的程序,这是怎么回事?
-
各位老师好,本人在RISC-V的工具链中加入了新的dot(矩阵乘法)指令,并成功生成了带有dot指令的工具链,现在想通过基于HBird-E-SDK启动引导程序来生成可以被e203仿真使用的反汇编文件及...