-
在按照4.1. How to run simulation — Hummingbirdv2 E203 Core and SoC 0.2.1 documentation (nucleisys.com)的...
-
-
-
移植蜂鸟内核的arty A7 35T 开发板在执行GPIO中断函数的时候总是会连续进入两次中断。
-
编译是成功了,但是遇到了论坛里常见的问题, 请问是不是要在soc中的ddr200t文件夹中hbird-e-sdk中ddr200t文件夹中的约束文件,如果要加,该加些什么。
-
大家好,我们是seu120队,队伍编号是CICC1518,此次分享芯来hello world例程,并维护芯来的文档,有少些内容需要修改。生成bit和mcs文件并没有遇到问题,参考:https://do...
-
我现在从fftw官网下载了Windows下的库函数安装包,想要在蜂鸟e203上编程调用fftw来计算FFT。目前不清楚应该把fftw的函数库添加到哪里,同时请问调用这种额外的库编程和普通C程序编译有什...
-
RVMCU课堂「8」: 手把手教你玩转RVSTAR—内联汇编篇一、指令基本结构支持类型:只支持R型NameopcodetypeCUSTOM07h0bR typeCUSTOM17h2bR tpyeCUS...
-
点击run后出现如下报错,请问可能是什么方面的原因的?求解决方案。
-
FPGA的片上存储资源主要是分布式的RAM以及FLIP-FLOP触发器,目前想做的是视觉追踪相关的作品,想用FLIP-FLOP例化为RAM对部分图像进行缓存(担心读RAM速度不够快),但是不知道怎么用...
-
VIVADO 的官方IP核最少分频出4MHz多,而32.768KHz太小了,难道只能自己写分频器吗?谢谢。
-
麻烦请问一下这种情况该如何解决呢?(ps:请问ILM下载和FLASH下载有什么区别呢
-
如图,HBird SDK设置构建环境时,显示找不到riscv-nuclei-elf-gcc。后续编译HelloWorld示例程序时,显示error如下请问是安装工具gcc的问题吗,文件夹目录结构如下初...
-
下载的github上的源文件https://github.com/SI-RISC-V/e200_opensourcewin10下,用vivoda建立工程,添加了所有的Design SourcesCon...
-
-
请问,gcc_hbirdv2_ilm.ld文件中定义的ilm和ram只代表ITCM和DTCM吗?如果扩展内存(非ITCM和DTCM),需要修改这些存储地址和大小吗?
-
首先讲一下我的操作过程吧。首先,我下载了开源的蜂鸟E203处理器,新建了一个自己的vivado工程,并将rtl目录里的所有.v文件和fpga目录里的一个system.v文件加入到我的工程里,并添加了缺...
-
OS:Ubuntu22.04Nuclei Studio 版本:202212具体情况如下图:我建立了对应的riscv工程并通过了编译。把ide左上角的下拉条选择到“run”后执行烧入。烧入器成功识别到了...
-
我把qspi0配置成了普通的fifo模式,不是xip模式,但是现在读什么都返回0xff,读id也返回0xff,也不是没有数据,RXDATA寄存器里是有数据的,但是就是0xff,这是怎么回事?
-
求问大神,我想像demo_nice例子一样仿真看核内部信号,尝试在IDE中写内部寄存器值,然后转成.verilog用于vcs仿真读入ITCM,这总思路是对的吗,为什么按照demo_nice的例子编译时...
-
有没有spi1的发送和接收数据的例程呀
-
1.蜂鸟e203的uart为什么没有使能寄存器?按照手册设置了所有寄存器后,uart完全不工作。使用Modelsim仿真后发现,uart的PSEL和PENABLE信号一直是低电平状态。2.官方能不能提...
-
在自己的开发板移植了蜂鸟E203二代,用IDE测试hello world程序,报了下面错误,有大佬能帮忙看看嘛,或者遇到过相关的救救孩子,太感谢了。详细一点的我写在这了,发帖复制粘贴不了。。。 IDE...
-
请问一下mcu200t开发板在使用make bit产生bit文件时发生了如下错误,如何解决
-
请问这是因为有时序错误吗?还是怎样的
-
使用非官方开发板平头哥200t开发板,完成E203综合,以及xdc约束文件修改。但是在使用NucleiStudio环境下进行,代码导入调试时,无法连接到开发板。驱动没有问题(绿灯已亮)连接如下: 想请...
-
-
-
最近在研究E203的RTL代码,有一个信号是test_mode,开源代码里面给了个常量0。请教一下各位大佬,这个信号是干啥用的?在什么情况下接0,什么情况下接1?请大佬赐教,谢谢~
-
上图是已经配置过的FCR寄存器的值,在main中对其进行打印,输出代码如下图所示:在串口终端得到的结果如下所示:我想问下,这个是哪里出现问题了呢?
-
-
在进行IDE运行时,出现如图的错误提示,上网查找资料,说是executable path出错,但是查看之后,发现与之前helloworld是一样的,所以应该不是此处出错,长按mcu_reset,然后运...
-
我使用git hbird-e-sdk中指向的 https://pan.baidu.com/s/1eUbBlVc HBird-Eclipse_2018_09.rar ,按照书中的步骤创建项目,一步...
-
我打算配置一个串口接收中断,步骤为串口初始化->使能接收中断->注册串口外部中断和中断服务函数。代码如下:结果是给串口发送数据时,并没有触发中断。请问我哪些步骤存在问题呢?
-
-
一、问题描述AES加密模式中,有一种CTR模式,其流程如下图:加密时,除了明文和密钥外,还需要一个初始向量COUNTER1,将其加密的结果和明文异或,即可得到密文;下一块明文加密时,COUNTER1加...
-
-
按照书上步骤使用 make mcs COREe203 FPGA_NAMEartydevkit命令时报错:Makefile:18: recipe for target obj/system.bi...
-
开始阅读E203的代码,一直为找一个方便的IDE烦恼。普通的IDE、文本编辑工具虽然可以阅读verilog代码,但是无法展现各个模块之间的关系、也无法方便地在各个模块之间跳转。尝试了Vivado建个...
-