-
我现在将vivado和modelsim做了联合仿真,用来仿真蜂鸟e203协处理器扩展实现的功能。现在的问题是:使用vivado的仿真器仿真时vivado的TCL console可以打印输出C程序中的p...
-
团队名称:能做队 报名编号:CICC1441一:生成程序的bin文件方法一:直接用NucleiStudio生成程序的bin文件方法二:命令行执行,例如:riscv-nuclei-elf-objcopy...
-
报名编号:CICC1182团队名称: 源计划学校名称:国防科技大学队伍成员:陈爽,唐之宇,杨焯指导老师:黎铁军 内容:在run synthsis的时候报错: cannot open include f...
-
驱动重装过,模式改为了flashxip,报这个错误是什么问题呀,有没有大佬回答一下 问题解决了出错原因: 以ILM模式跑程序跑飞,将模式换为flash还是会跑飞 解决办法: 在其还没运行结束之前,刷入...
-
请问是否有小伙伴做过指令扩展的相关内容?我们的团队想在E203目前的指令上再添加一条运算指令,但不想采用使用NICE接口做协处理的方式,而是希望通过增加出来的指令添加相应的流水线结构(比如修改译码模块...
-
调试器:sipeed
-
在移植中碰到一直这样一个错误,不知道如何解决,请求大家如何解决?
-
报名编号:CICC5074 团队名称:test1 学校名称:东南大学 队伍成员:陈文轩、刘子健、华宇豪 指导老师:秦明 开发板:DDR200T 根据教程https://doc.nucleisys.co...
-
请问蜂鸟系列有没有相关控制永磁同步电机的驱动板,这样从而烧录至驱动板中,控制永磁同步电机
-
不知道蜂鸟有没有SPEC文档,看看它的各个区域供电电压是多少,以及了解它的细节,以便继续开发。
-
硬件平台:RV STAR开发板软件平台:NucleiStudio 最近需要实现GD32VF103的IAP,写了一个简易的bootloader,验证程序跳转功能,目前不知道在哪里设置跳转地?
-
报名编号:CICC1355 团队名称:有点难 学校名称:深圳大学 队伍成员:倪家哲,贾东轩,邹泓高 指导老师:钟世达,张沛昌 优化思路E203为了实现低功耗的要求,乘法器为基于booth编码和移位加法...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Ubuntu20.04、Iverilog12.0、gtkwave3.3.103...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Iverilog12.0、riscv64-unknown-elf-gcc10....
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 官方NICE协处理器代码详解(带注释)话不多说,直接上代码Github:https:...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
用vivado进行仿真,文件添加有错误,按论坛里以前的建议把文件改成了全局变量,但还是显示无法添加。
-
已为e203添加了rvf拓展,译码已经修改,仿真浮点指令都能够通过烧到fpga上,helloworld、coremark都能够运行,但是whetstone程序时会trap in exception,报...
-
队伍编号:CICC1449摘要蜂鸟E203软核工作的主频为16MHz高频时钟和3.2768KHz低频时钟,并且不同开发板提供的晶振频率不同,因此需要例化mmcm IP核和reset IP核将外部晶振...
-
我现在从fftw官网下载了Windows下的库函数安装包,想要在蜂鸟e203上编程调用fftw来计算FFT。目前不清楚应该把fftw的函数库添加到哪里,同时请问调用这种额外的库编程和普通C程序编译有什...
-
原来仿真使用的是vivado simulator,最近将vivado的仿真器改成modelsim,发现仿真的时候modelsim的transcript没法打印出e203实时运行的信息。请问要在mode...
-
队伍编号:CICC3327 在Ubuntu 虚拟机中使用verilator对蜂鸟E203内核进行仿真蜂鸟E203是一款基于RISC-V架构的嵌入式处理器核,在开发中需要进行仿真操作来验证其功能性。本教...
-
在官方提供的nice 协处理案例中 仅使用了rs1 和 rd,请问如何修改以下C代码来增加对rs2的使用
-
我想尝试在NucleiStudio中添加IDE指令,查阅相关资料后被推荐采用C内嵌汇编的方式,想看看具体的例子,希望先将nuclei-board-labs添加至例程,但没找到更加具体的操作步骤,希望能...
-
编译是成功了,但是遇到了论坛里常见的问题, 请问是不是要在soc中的ddr200t文件夹中hbird-e-sdk中ddr200t文件夹中的约束文件,如果要加,该加些什么。
-
gpio这个接口复用功能是在硬件设计时分配的吗?比如uart两个接口是对应了gpio0 gpio1 是在哪分配的?有io mux在哪?改变复用逻辑。
-
想我一下大佬,e203中的back2back情况是什么意思?比如说这里是ALU中muldiv模块中的一段代码,在back2back的情况下,取余和除法直接输出结果,但乘法mul却不是,不知道为什么?也...
-
完整报错如下约束文件如下 感觉是没啥毛病,希望大佬解惑
-
有大佬可以解答一下吗?在挂载DMA的时候,DMA的slave端可以挂在e_203外设的预留端口里面,按理来说DMA的master端口应该挂在的系统存储总线的slave端口,但是我发现系统存储总线的sl...
-
hbird-e-sdk开发环境下下载程序时,出现了如图所示的报错。开发板是第三方的板子 芯片是xc7a35tfgg484I,Jtag约束到了空闲引脚 并按要求连接了调试器,USB权限等准备步骤设置没有...
-
目前想开发一款简单的控制器,蜂鸟的一些外设不需要了,例如GPIOB、GPIOA的部分接口,flash大小尽量减小。我该怎么做?裁剪这些外设需要更新中断向量表吗?又或者需要对内核相应的部分删除吗?存储m...
-
“芯来RISC-V”杯开发板申请审核结果审核结果补充说明1. 其他参赛队伍后续如需申请开发板,可发送申请并将当前进展发送至邮箱canhunucleisys.com,以供评估。借用方式1. 访问芯来科技...
-
我看了一下说明书,好像nice接口的opcode是固定的,不能与f指令集的互通,需要改什么rtl代码吗?
-
队伍编号:CICC1413 摘要由于开发板可能不能第一时间拿到手,而这时候我们要开始相关的工作,所以我们需要找到一种方法在没有开发板下能够推进进度,本文主要介绍在Vivado下进行drystone的仿...
-
如题
-
按照官方例程进行实验,发现虽然程序正常运行,但是无法反映外部中断。在前几个实验中,确定按键U和led0是正常使用的。
-
我的fpga开发板只有一块flash,现在电路无法固化在fpga上了,每次断电后必须重新烧录bit文件,而bin文件无法烧录在flash。我想去除掉flash中软件程序,有什么办法吗?
-
在 debug 模式的时候想要查看自己添加的浮点寄存器的值,似乎只能查看整数寄存器和原有的 csr ?编译的时候已经添加了 ARCH 和 ABI 的 f 选项。