-
在nuclei studio中下载代码的时候出现了下图错误串口的引脚是正确的,SOC只是加入了AXI总线下载时就出现了上图的问题
-
在fpga顶层system.v中,我们可以看到,这三个信号,定义为inout类型,但是并没有单独定义IOBUF。在vivado中,连接的管脚的信号一般都会自动添加OBUF或IBUF。但是对于inout...
-
因为开发板中没有flash,我在openocd_hbirdv2.cfg中注释掉了flash相关语句,但是下载程序时还是报错。
-
3. Compile all 把所有报错的文件从.v改成.sv详见此篇博客:《ModelSim仿真蜂鸟E203 / 200【功能验证】》 https://blog.csdn.net/qq_438581...
-
-
2. 下载蜂鸟E203源码https://gitee.com/riscv-mcu/e203_hbirdv2?_fromgitee_search 3. 新建个文件夹把rtl/e203下面所有的文件放到一...
-
大家好,我们是seu120队,编号是CICC1518,此次分享Nuclei Studio ide的一点心得。
-
大家好,我们是seu120队,队伍编号是CICC1518,此次分享芯来hello world例程,并维护芯来的文档,有少些内容需要修改。生成bit和mcs文件并没有遇到问题,参考:https://do...
-
为了把时间更多的用于作品设计,我把师兄的虚拟机分享出来。链接:链接:https://pan.baidu.com/s/1QfTOkXKtzF8KpKv54TaICg 提取码:cwjz 安装过程可以看微信...
-
报名编号:CICC2520 团队名称:暗物质队 简单介绍 这里就不详细介绍蜂鸟e203,e203的仿真环境使用的是iverilog,一般工作中,主要使用的是vcs+verdi。个人觉得使用vcs的学习...
-
-
使用vcs、vivado仿真了e203+helloworld例程。这个例程的功能是通过UART外设,以115200波特率,打印一堆信息,这已经上板测试过了。但是问题来了,我查看了仿真及RTL代码,始终...
-
软核与fpga如何共用一块flash?目前fpga开发板上只有一个flash,用nuclei 向软核中下载程序掉电就不跑了,请问怎么解决?
-
队名编号:CICC1190 队伍名称:爆炒集芯队一、简要介绍在对蜂鸟E203处理器进行运行系统级仿真测试时,可以利用VCS这一编译型仿真工具来对运行E203的模拟测试。本文即介绍在Linux系统中,进...
-
移植n101软核到非官方指定的FPGA板卡中(XC7A100TFGG676-1),蜂鸟调试器连接JTAG接口(二线JTAG调试),在使用openocd连接JTAG时,发现有报错,如下所示:D:Open...
-
按照书上步骤使用 make mcs COREe203 FPGA_NAMEartydevkit 命令时报错: Makefile recipe for target ‘obj/system.bit’ fa...
-
现在我要用block design搭建SOC,需要将总线转为AXI。按照论坛中的帖子,将e203_subsys_mems模块中的sirv_gnrl_icb2axi模块放到system层中,然后声明输入...
-
在蜂鸟e203中,顶层信号中“sysmem”总线是做什么用的
-
如题,需要一个移植rtthread的教程,有能提供的大神吗?
-
请问哪里可找到RISC-V一致性测试规范?通过了该测试,来证明该CPU遵循RISC-V标准
-
把软核移植到自己的FPGA板卡后,需要设计硬件模块,设计的硬件模块怎么与软核通信呢?通过软核的ICB总线吗?如果想把ICB总线转为AXI总线,需要哪些操作呢?
-
请问install那一列为什么有两个11呢
-
想问一下大家,我是第六届集创挑战赛的学生,看到芯来买板子的话,一个是五千,一个两千五,我们学生确实有点负担不起,想问一下大家有谁知道,租借的费用是多少啊?麻烦大家了
-
刚接触risc-v没多久,老师布置了一个项目,遇到点问题。想向各位大佬请教一下,NucleiStudio或者eclipse通过elf和memory文件可以恢复出问题时候的现场,离线调试,查看全局变量和...
-
关于NucleiStudio的使用,我想问两个问题,一个是NucleiStudio IDE编译汇编文件的问题,另一个是关于NucleiStudio IDE编译RISC-V向量扩展指令的问题,我在百度,...
-
蜂鸟e203有尝试ram直接编译代码,求指导,怎么将.c文件生成ram可直接读入的文件,然后在soc.v的文件中在哪修改ram的读入,有试过的大神请指导一下,万分感谢
-
-
这是报错信息,开发环境是ubuntu20.04虚拟机,NucleiStdio2021.02,开发板是nexys4 A7-100T。我想测试一下串口,但是运行报错Nuclei OpenOCD, 64-b...
-
移植时非官方板卡遇到错误,求教
-
-
在按照4.1. How to run simulation — Hummingbirdv2 E203 Core and SoC 0.2.1 documentation (nucleisys.com)的...
-
第六届集创赛“芯来RISC-V杯”开发板申请 参赛所选用的FPGA开发平台限定于Xilinx FPGA,不得采用内含硬核处理器的FPGA芯片(包括不限于ZYNQ等),具体型号和开发板厂家不...
-
手上有一块正点原子的达芬奇开发板,芯片为Xilinx A7 35T。目前已经按照教程移植完蜂鸟V2的软核(mcu200t):修改约束映射到自己开发板,更改时钟及相应顶层文件,然后生成mcs文件固化到F...
-
使用modelsim仿真时为什么会出现error呀
-
“芯成大海,青春启航”!2022年第六届全国大学生集成电路创新创业大赛(下称集创赛)正式启动集创赛由工业和信息化部人才交流中心主办,是国内集成电路方向最具规模和影响力的大学生全国性赛事,也是集成电路学...
-
我在Eclipse中将编译器设置为了riscv64-unknown-elf-gcc,但好像编译不了?请问一下蜂鸟203是否支持用官方工具链编译?
-
看了riscv debug手册中的描述,不太懂。dataaccess这个域提到的data寄存器,是指data0~data11这些data寄存器吗?0 表示这些data寄存器是CSR?1表示这些data...
-
Nulei Studio 如何添加math.h
-
Nuclei OpenOCD, x86_64 Open On-Chip Debugger 0.10.0+dev-g11f0cf429 (2020-07-15-04:07) Licensed under...
-
请问一下,blublebee的文档里有提到CSR寄存器sleepvalue,这个寄存器我没在riscv-priviliged-v1.10的文档里找到哎,芯来是怎么定义它的呀?谢谢