-
在e203_hbirdv2/riscv-tools/riscv-tests/isa/rv64ui目录下修改了lw.S文件,修改后如下图:利用source regen.sh生成了对应的.Verilog文...
-
-
我用的jlink v9作为调试器是不是.cfg的错误,按照书上的操作
-
在fpga嵌入e203内核实现以太网,开发板有PHY芯片LAN8720A,怎么搭建soc,如何使用总线,实现通信功能?
-
-
创建一个Library工程首先选中 File -> New -> C/C++ Project,在弹出的框中,选择Static Library -> Empty Project,工具链...
-
我们已经在内核中添加了浮点指令,测试用例也都能通过,但是使用IDE生成coremark仿真时会trap in exception:显示800000d6这个地址有问题。查看dump文件:发现这是fsw指...
-
有没有做过蜂鸟E203v2流水线等级扩展的同学大佬,最近在做这方面的内容,碰到了一些问题,想一起探讨一下。目前自己扩展后的代码在跑仿真跑一点时间后会卡住,考虑是在分支预测出现错误时,各级流水线之间的握...
-
除了hbird-e-sdk里的还有其他例程可以学习吗?
-
请问,benchmark里编译选项应该如何设置才能把压缩指令去掉,保留完整的32位指令呢?我尝试修改编译选项,将-marchrv32imafdc修改为-marchrv32imafd,但是会报如下的错误...
-
各位老师好,本人在学习riscv指令时,在指令编译过程中遇到如下问题,希望老师能够不吝赐教,非常感谢!
-
开发环境信息: 操作系统版本:WIndows 10IDE 版本: NucleiStudio_IDE_202102-win64问题简述:我按照本社区的另一篇分享贴:技术分享——利用 NucleiStud...
-
在源码的rtl/e203/general文件夹下的sirv_gnrl_icbs.v文件中,使用了sirv_gnrl_rrobin的例化。但是我在源码中找不到sirv_gnrl_rrobin模块。想...
-
由于工作需要接触到了risc-v,接触了好几块risc-v开发板,发现每家厂商基本上是各玩各的,代码不开放,开发环境软件包不统一,用户体验较差。最后发现还是芯来的RVSTAR开发板最好用...
-
如何让NICE接口向书上这样可以非阻塞的接收新的指令。我尝试了一下NICE接口似乎只能阻塞接收指令,完成一条指令至少需要2个时间周期。
-
首先我根据https://www.riscv-mcu.com/community-topic-id-464.html中的操作安装了调试器的驱动,但是在安装完成后,设备管理器中没有显示JTAG Debu...
-
plugdev已加入自己组,但make upload仍然抱错,按书上步骤继续下去,设置串口号和波特率后按开发板复位键,打印出hello world,但是明明运行的是demo_gpio的程序,明显打印结...
-
通过 ./configure --prefix/文件路径/ --with-archrv32imac --with-abiilp32;以及sudo make命令编译后的工具链,在使用时报错comm...
-
Error: VVP input file 10.3 can not be run with run time version 12.0 (stable)求助大佬,在/vsim下执行make run_...
-
本人想用Arty A7 35T做一些基于蜂鸟E203的串口交互开发,目前已经移植并且成功运行了printf函数。在测试scanf函数的时候,发现结果不理想(好吧其实就没反应),于是读源码,看到了下面这...
-
我用的mcu200t板子,所有的约束都不用改,nucleistudio创建project也是选的flash启动。但是为什么写flash会失败?是因为address错误吗?有没有大神可以帮帮我。。。
-
各位大佬们,我们使用GDB调试程序的时候,在main函数打上断点,然后在gdb中continue,程序并没有在main函数入口处停下?请问大佬知道原因吗?谢谢~
-
了解到E203没有配备FPU单元,想问下能不能把有浮点操作的程序下载到板子上运行呢,比如使用软浮点?
-
目前想要通过DDR200T开发板做一个基于FPGA的卷积神经网络软硬协同加速器DDR200T开发板中FPGA模块用的是xc7a200t和gd32vf103(mcu)之间是通过什么传输数据的?是通过AX...
-
前言:最近一直再玩RISC-V芯片,在https://www.rvmcu.com/论坛上学到了很多东西,感谢芯来科技送的RV-START开发板,RV-START使用的芯片为兆易公司推出的RISC-V芯...
-
本人用的板子是Xilinx的XC7A100TFGG484-2L,编译软件是vivado2017.4。目前比特流已经成功生成,我已经把其固化进了板子中。现在的我想在我固化后的板子里面装一个linux操作...
-
如图,想问问可能的原因和解决办法
-
《手把手教你设计CPU》6.5.1里提到,蜂鸟的微架构是变长流水线,WB模块分别直接和EXU以及LSU连接在一起,请问这样做和把WB单独做成一级,有什么区别,以及这样设计有什么好处。
-
团队编号:CICC1699团队名称:到底叫啥队 手把手教你蜂鸟e203移植(以Nexys4DDR为例) 准备工作:1.蜂鸟e203的RTL源码;2.一段分频代码;3.顶层设计文件(system.v...
-
在进行quick start中4.4的如下图这一步时(选择的板子是mcu200T)遇到了如下图的两个error,请教一下如何解决,谢谢
-
-
想利用mcu200t上的uart0持续发送数据0xaa。做了如下赋值操作, 利用调试助手调试时没能收到返回的数据。 li x18,0x10013000; ////////uart0的基地址li x...
-
感谢您点开此帖子,本人正在研究蜂鸟E203的Flashxip运行模式,在研究过程中发现,Flashxip的下载模式需要通过debug模块当中的程序和数据全部搬到ITCM当中以后,再将PC值跳转到0x8...
-
求教e203 软核如何和FPGA通信
-
各位大佬,想问一下怎么用Nuclei Studio来生成编译后的.verilog文件
-
我使用的是VMware搭载Ubuntu16.04系统,我按照胡振波老师《RISC-V架构与嵌入式开发快速入门》这本书11.5.3中的指令:make upload PROGRAMhello_world ...
-
报名编号:CICC1699称团队名:到底叫啥队所选杯赛:芯来RISC-V杯开发板:MCU200T中断机制即处理器核在执行程序指令流的过程中突然被别的请求打断而中止执行当前程序,转而处理别的事情,处理完...
-
第六届集创赛“芯来RISC-V杯”开发板申请 参赛所选用的FPGA开发平台限定于Xilinx FPGA,不得采用内含硬核处理器的FPGA芯片(包括不限于ZYNQ等),具体型号和开发板厂家不...
-
我手上有一张DDR200T的开发板,板载了一块512M的SDRAM内存,板子烧了一个UX600的demosoc,我是要在这个板子跑RT-Thread。要是想使用这块SDRAM应该怎么做呢?应该不是只修...
-
使用自带的工程模版时发现链接ld文件是把代码放在flash里,但是jlink debug配置startup里 “RAM application” 选项被勾选, 并且取消勾选“Initial Reset...