-
RV100内核介绍RV100采用基于RISC-V指令集的处理器核,主要应用在环境监控、智慧用能的居民用能管理等慢速、低流量智慧城市应用场景。其对SoC资源要求为32位整数计算,对低功耗有较高的要求。R...
-
打开仿真顶层文件tb_top.v,存放在ITCM模块里面的指令是通过readmemh函数读入.verilog文件实现的:下面通过对NucleiStudio IDE进行设置,实现将c project编译...
-
一、存储器读写字节数NICE接口在存储器请求通道多了一个nice_icb_cmd_size信号,取消了原来的eai_icb_cmd_wmask。从e203_lsu_ctrl.v中的相关代码可以得知,c...
-
第一步 选择RTL文件创建Vivado工程后,将e203_hbirdv2-masterrtle203下的所有Verilog文件加入工程;此外还有fpgamcu200tsrc目录下的system.v文件...
-
刚开始接触学习e203,仿真的第一步就遇上问题。按照手册在linux环境下跑仿真遇到如图错误:有人说是e203版本问题,遂下载了更早的版本:https://github.com/SI-RISC-V/e...
-
使用GPIO和定时器,编译通过,但是debug和run时出错,估计是debug中的配置。请指教
-
初次上手NucleiStudio IDE,根据教程在已有模板上创建项目时编译出现如下errorconsole显示查阅了很多资料也没有找出来解决的办法,想请问一下各位大神这是什么问题鸭,谢谢
-
请问doc文档中的仿真流程中,圈出的那一个命令是什么意思?rv_linux_bare_19_-12-11-07-12是什么文件夹?
-
由于穷,本着最大限度利用手头已有资源的原子,虽然报名了课程,但并没有购买RV-STAR开发板,而是购买了Sipeed Longan Nano最小系统板。但是也是由于是最小系统板,从调试到现在,都需要自...
-
最近在玩e203_hbirdv2,利用默认的case 可以仿真。现在想自己写C code 进行仿真,请问该如何编译?有没有 详细的教程。谢谢!
-
在配置完时钟和串口后,启动rvstar_examples项目,里面包括有Coremark(综合测试)、Dhrystone(测试整数计算能力)、Whetstone(测试浮点数计算能力)等测试Demo和F...
-
环境参数:Windows 10 JLink:V10 /6.84bSES:5.40a最小系统:RTThread_DevBoard硬件连接焊接好RTThread版本GD32VF103VBT6最小系统板,参...
-
NICE接口和协处理器之间怎样实现通信
-
从GitHub上下载的压缩包解压后,按照doc目录下的手册,进行操作后,发现报错。打开Makefile发现,e203原版的仿真工具是iverilog。我的仿真工具是vcs,故需要修改Makefile文...
-
废话不多说。最近在线培训买的板子,GD32VF103VB,按照教程https://www.riscv-mcu.com/quickstart-doc-u-gd32vf103c_start_ide_qui...
-
这里显示“”报错,是makefile文件的这个地方写错了吗?不过改正之后虽然不报错,但是也无法运行出正确的结果
-
我按照书本的说明,(1) 插入Hummingbird Debugger Kit(2) Lsusb可以找到FT2232串口器件(3) 本来应该是执行sudo vi /etc/ud...
-
购买了HummingBird Evaluation kit,按照书本的指示,(1)连接FPGA JTAG(2)连接电源,并上电(3)打开vivado,并进入Hardware manager,发现没有找...
-
-
我用c 写了一段加密算法,其中包含了S盒替换表和密钥等参数,现在想用vcs和testbench仿真这个程序,c 编译成机器码后怎么区分哪段数据是写入ITCM哪段是写入DTCM的,又应该怎么写入DTCM
-
往flash里面烧写的是.elf文件还是.hex文件?裸机应该没办法识别.elf文件吧?可是eclipse为什么显示调试Debug/hello_world.elf文件?
-
工程路径:https://gitee.com/wyxun/riscv-longan 这个工程不使用IDE进行构建,直接使用make调用编译器编译。使用的教程在README里有写并且做了介...
-
-
如下图是胡振波先生的书《RISC-V架构与嵌入式开发快速入门》第344页附录D存储器模型背景介绍中D.3节的内容。请问“无须屏障其之后的操作”和“无须屏障其之前的操作”是什么意思?“无须屏障其之后的操...
-
我发现芯片启动时并没有在源码中调用_init函数,却在反汇编文件中发现它被调用了,这是如何实现的呢。下面是我的分析过程:1、在start.S文件中有这样的语句 / Call global constr...
-
我已经完成了蜂鸟e203的fpga移植和Windows下SDK的配置,目前已经在开发应用程序了。所用开发板为正点原子的达芬奇开发板,芯片为xilinx的A7-35T,相关技术交流可进群咨询
-
-
“芯来杯RISC-V杯”线上宣讲
-
目前手上有EVAL评估板用户指南V1.1。该指南介绍很简单,没有详细说明 工程的创建、如何使用GD_Link下载程序、如何debug。
-
想入门RISC-V嵌入式不知如何下手?已经买了RV-STAR板子却仍然毫无头绪?RISC-V嵌入式课程早春营,here we come!老板说上一个开课通知早春营|《RISC-V处理器嵌入式开发》开课...
-
01培训主题RISC-V处理器嵌入式开发02时间地点时间:3月1日起,每周周一、周四的13:30-14:30地点:网络授课面向人群:对RISC-V以及软件开发和CPU设计感兴趣的工程师、开发者、爱好者...
-
MCU200T开发板可以移植蜂鸟E203处理器吗?可以移植其他的处理器吗?怎么样移植?有教程吗?有详细的学习资料吗?资料从哪里可以下载?
-
按照《RISC-V架构与嵌入式开发入门指南》内容搭建环境测试运行demo_gpio这个程序,mcs格式的SOC文件通过USB线烧写进SPI Flash中了,但关于demo_gpio编译后的代码烧写有2...
-
所有配置按照《RISC-V架构与嵌入式开发快速入门》里eclipse的配置方法完成,具体平台信息和问题如下:openocd版本:Open On-Chip Debugger 0.10.0+dev-gec...
-
随着芯来科技RISC-V处理器产品线的稳步推进,芯来科技软件平台配合硬件更新稳步迭代升级,发布2021.02版本,自此,广大用户们可以采用新版的Nuclei Studio 在Windows上免驱调试啦...
-
集创赛讨论区开放啦~~~~欢迎报名参加全国大学生集成电路创新创业大赛“芯来RISC-V”杯的同学们来此讨论交流,做相关经验分享
-
“芯来杯RISC-V杯”开发板申请参赛所选用的FPGA开发平台限定于Xilinx FPGA,不得采用内含硬核处理器的FPGA芯片(包括不限于ZYNQ等),具体型号和开发板厂家不限;芯来科技将为参赛队提...
-
按书本《手把手教你设计CPU——RISC-V处理器》19.3节使用SIRV-E-SDK实例程序,在编译demo_gpio时显示如下错误:具体打印内容如下:qinqin-virtual-machine:...
-
Important Notice1. Nuclei Studio IDE 2021.02 is released, please upgrade your IDE version2. Eclipse ...
-
使用XC7A100T的Hummingbird EV Kit板子原理图跟75T的原理图是对应的吗?尤其是FGPA侧的管脚pin有什么变化吗?先介绍一下背景:先不管新的200t的两款板子,芯来之前自己出过...